这个实验是模仿“顺序操作”来
驱动液晶资源。Initial_module.v 组合模块,包含了
initial_control_module.v 和spi_write_module.v ;initial_control_module.v 控制初始化的
Verilog HDL 那些事兒- 建模篇
一百八十七
次序,spi_write_module 将数据以SPI 模式输出。
draw_module.v 组合模块包含了draw_control_module.v , pika_rom_module.v 和
spi_write_module.v。Rom 模块储存了64 x 128 的图片信息,控制模块控制了
显示图片
的步骤,最后SPI 发送模块将数据以SPI 模式输出。
lcd_module.v 同时拥有initial_module.v 和draw_module.v 这两个组合模块,然后利用
自身的lcd_control_module.v 去控制“先使能iniital_module.v 后使能draw_module.v”。
宏观上,lcd_module.v 都是由一层一层不同功能的组合模块组合而成,实际上它却是按
照“顺序操作”的执行步骤建模而成。
到此这篇st7735s驱动代码(st7549驱动代码)的文章就介绍到这了,更多相关内容请继续浏览下面的相关 推荐文章,希望大家都能在编程的领域有一番成就!版权声明:
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。
如若内容造成侵权、违法违规、事实不符,请将相关资料发送至xkadmin@xkablog.com进行投诉反馈,一经查实,立即处理!
转载请注明出处,原文链接:https://www.xkablog.com/jszy-qdgl/18952.html